DesignCon 2017白皮書提出在現有IBIS-AMI框架中建立非同步高速鏈路系統模型的可行性,以便於在非同步條件下,透過時域模擬來研究CDR動態特性。本文並說明如何進行非同步鏈路系統模擬。文中並描述現有建模與模擬的增強特性,以便評估非同步效應。作者Hongtao Zhang、Fangyi Rao、Daniel Wu和Geoff Zhang是Xilinx的資深設計工程師,他們在SerDes架構開發和電路設計方面有豐富經驗。本文展示了出現CDR參考時脈頻率偏移時的CDR特性,並量測伴隨而來的時序缺損。利用在不同的資料速率下具有不同減損特性的通道,作者分析了系統對頻率ppm偏移的容差度。最後,本文討論非同步TX和RX時脈的鏈路預算與系統效能影響。